यूएमसी सिंक कैश मॉड्यूल 256KB (पाइपलाइन फटने वाला कैश, तट)

द्वारा प्रकाशित किया गया था DeviceLog.com | प्रकाशित किया गया था शर्म की बात है | पर प्रविष्ट किया 2013-01-05

2

UMC Sync Cache Module 256KB Frontside (Pipeline Burst Cache)

UMC Sync Cache Module 256KB Backside (Pipeline Burst Cache)

कई मेनबोर्ड, समर्थित शुरुआती पेंटियम सीपीयू, आमतौर पर कैश मेमोरी चिप्स को CPU L2 कैश के रूप में सिंक किया जाता था. यह सिंक मॉड्यूल(तट; एक छड़ी पर कैश) बाह्य मेमोरी मॉड्यूल अतिरिक्त CPU L2 कैश के रूप में उपयोग किया जाता है. यह प्रोसेसर के पूर्णता को अधिकतम करता है जबकि प्रोसेसर निर्देश या डेटा की प्रतीक्षा कर रहा है. L2 कैश का उपयोग माइक्रोप्रोसेसर की सैद्धांतिक सीमा के करीब संचालन के लिए किया जाता है.

'पाइपलाइनिंग’ पता चलता है कि पहले ट्रांसफर के बाद ट्रांसफर पहले प्रोसेसर में आने से पहले होता है. ‘पिपलीन ने कैश को फोड़ दिया’ अतुल्यकालिक कैश और सिंक्रोनस फट कैश के विकल्प के रूप में विकसित किया गया था.

  • उत्पाद का नाम : यूएमसी सिंक कैश मॉड्यूल 256KB (संस्करण : 1.8)
  • भाग संख्या : एलएम 2 एमवी 94 वी-0
  • उत्पादक : यूएमसी
  • विनिर्माता देश : ताइवान
  • वर्ष / सप्ताह का निर्माण करें : 1996/39
  • डेटा क्षमता : 256KB
  • पिन गिनती : 80पिंस
  • विशेषताएं : तट(एक छड़ी पर कैश), पाइपलाइन फटने वाला कैश, अतिरिक्त L2 कैश, शर्म की बात है
  • वोल्टेज : 3.3वी
  • चिप रचना : [UM61(एल)3232वायुसेना -7 9641S MM4X52] ✕ 2 + [UM61(म)256s-15 9549D RB1121] ✕ 1

 

Sync Cache Module Slot (Pipeline_Burst_Cache Moduel Slot)

UMC Sync cache module installed on Soyo mainboard slot

टिप्पणियाँ (2)

आप इन के लिए सबसे आम बोलचाल की अवधि भूल गए: कोस्ट (एक छड़ी पर कैश) :P

मुझे सिर्फ शब्द पता है, तट(एक छड़ी पर कैश).
आपकी इस टिप्पणी के लिए धन्यवाद.

टिप्पणी लिखें