UMC sincronización de caché de 256 KB Módulo (Pipeline Burst caché, Costa)

publicado por DeviceLog.com | Publicado en SRAM | Publicado en 2013-01-05

2

UMC Sync Cache Module 256KB Frontside (Pipeline Burst Cache)

UMC Sync Cache Module 256KB Backside (Pipeline Burst Cache)

muchas placas base, incorporados CPU Pentium temprana, por lo general tenían chips de memoria caché de sincronización como caché L2 de la CPU. Esta sincronización módulo de caché(Costa; Caché en un palillo) se módulo de memoria externo utilizado como CPU adicional caché L2. Maximiza la performance del procesador mientras que el procesador está esperando instrucciones o datos. caché L2 se utiliza para el funcionamiento de más cerca del límite teórico del microprocesador.

‘tuberias de diferentes tipos’ sugiere que las transferencias después de la primera transferencia ocurren antes de la primera transferencia ha llegado al procesador. ‘Pipleline estalló caché’ fue desarrollado como una alternativa a la caché asíncrona y síncrona caché estallido.

  • nombre del producto : UMC sincronización de caché de 256 KB Módulo (Versión : 1.8)
  • Número de pieza : LM 2MV 94V-0
  • Fabricante : UMC
  • País de fabricación : Taiwán
  • Año de la estructura / Semana : 1996/39
  • Capacidad de datos : 256KB
  • número de pines : 80patas
  • Caracteristicas : Costa(Caché en un palillo), Pipeline Burst caché, Cache adicional L2, SRAM
  • voltaje : 3.3V
  • Composición de chip : [UM61(L)3232AF-9641S 7 MM4X52] ✕ 2 + [UM61(metro)256s-15 9549D RB1121] ✕ 1

 

Sync Cache Module Slot (Pipeline_Burst_Cache Moduel Slot)

UMC Sync cache module installed on Soyo mainboard slot

comentarios (2)

Se le olvidó el más coloquial término común para estos: COSTA (Caché en un palillo) :PAGS

Sólo sé que el término, Costa(Caché en un palillo).
Gracias por tu amable comentario.

Escribir un comentario