UMC సింక్ కాష్ మాడ్యూల్ 256KB (పైప్‌లైన్ బర్స్ట్ కాష్, తీరం)

పోస్ట్ చేసారు DeviceLog.com | లో పోస్ట్ చేయబడింది SRAM | పోస్ట్ చేయబడింది 2013-01-05

2

UMC Sync Cache Module 256KB Frontside (Pipeline Burst Cache)

UMC Sync Cache Module 256KB Backside (Pipeline Burst Cache)

అనేక ప్రధాన బోర్డులు, ప్రారంభ పెంటియమ్ CPU మద్దతు, సాధారణంగా CPU L2 కాష్‌గా సింక్ కాష్ మెమరీ చిప్‌లను కలిగి ఉంటుంది. ఈ సమకాలీకరణ కాష్ మాడ్యూల్(తీరం; ఒక కర్రపై కాష్) బాహ్య మెమరీ మాడ్యూల్ అదనపు CPU L2 కాష్‌గా ఉపయోగించబడుతుంది. ప్రాసెసర్ సూచనలు లేదా డేటా కోసం వేచి ఉన్నప్పుడు ఇది ప్రాసెసర్ యొక్క పనితీరును పెంచుతుంది. మైక్రోప్రాసెసర్ యొక్క సైద్ధాంతిక పరిమితికి దగ్గరగా పనిచేయడానికి L2 కాష్ ఉపయోగించబడుతుంది.

'పైప్‌లైన్‌ వేయడం’ మొదటి బదిలీ తర్వాత బదిలీలు ప్రాసెసర్‌లో మొదటి బదిలీకి రాకముందే జరుగుతాయని సూచిస్తుంది. ‘పైప్‌లైన్ పేలిన కాష్’ అసమకాలిక కాష్ మరియు సింక్రోనస్ బర్స్ట్ కాష్‌లకు ప్రత్యామ్నాయంగా అభివృద్ధి చేయబడింది.

  • ఉత్పత్తి నామం : UMC సింక్ కాష్ మాడ్యూల్ 256KB (సంస్కరణ: Telugu : 1.8)
  • పార్ట్ నంబర్ : LM 2MV 94V-0
  • తయారీదారు : UMC
  • తయారీ దేశం : తైవాన్
  • బిల్డ్ సంవత్సరం/వారం : 1996/39
  • డేటా కెపాసిటీ : 256KB
  • పిన్ కౌంట్ : 80పిన్స్
  • లక్షణాలు : తీరం(ఒక కర్రపై కాష్), పైప్‌లైన్ బర్స్ట్ కాష్, అదనపు L2 కాష్, SRAM
  • వోల్టేజ్ : 3.3వి
  • చిప్ కంపోజిషన్ : [UM61(ఎల్)3232AF-7 9641S MM4X52] ✕ 2 + [UM61(m)256s-15 9549D RB1121] ✕ 1

 

Sync Cache Module Slot (Pipeline_Burst_Cache Moduel Slot)

UMC Sync cache module installed on Soyo mainboard slot

వ్యాఖ్యలు (2)

మీరు వీటికి అత్యంత సాధారణ వ్యావహారిక పదాన్ని మర్చిపోయారు: తీరం (ఒక కర్రపై కాష్) :పి

నాకు పదం మాత్రమే తెలుసు, తీరం(ఒక కర్రపై కాష్).
మీ రకమైన వ్యాఖ్యకు ధన్యవాదాలు.

వ్యాఖ్య రాయండి