UMC סינק קאַש מאָדולע 256KB (רערנ - ליניע פּלאַצן קאַש, קאָוסט)
אַרייַנגעשיקט דורך DeviceLog.com | אַרייַנגעשיקט אין SRAM | אַרייַנגעשיקט אויף 2013-01-05
2
פילע מאַינבאָאַרדס, שטיצט פרי פּענטיום קפּו, יוזשאַוואַלי האט סינק קאַש זיקאָרן טשיפּס ווי קפּו ל 2 קאַש. דעם סינק קאַש מאָדולע(קאָוסט; קאַש אויף אַ שטעקן) איז פונדרויסנדיק זיקאָרן מאָדולע געניצט ווי נאָך קפּו ל 2 קאַש. עס מאַקסאַמייזיז די פאָרשטעלונג פון די פּראַסעסער בשעת דער פּראַסעסער איז ווארטן פֿאַר ינסטראַקשאַנז אָדער דאַטן. L2 cache is used for operating closer to the theoretical limit of the microprocessor.
‘Pipelining’ suggests that the transfers after the first transfer happen before the first transfer has arrived at the processor. ‘Pipleline burst cache’ was developed as an alternative to asynchronous cache and synchronous burst cache.
- פּראָדוקט נאָמען : UMC סינק קאַש מאָדולע 256KB (Version : 1.8)
- טייל נומער : LM 2MV 94V-0
- פאַבריקאַנט : UMC
- לאַנד פון פּראָדוצירן : טייוואַן
- בויען יאָר / וואָך : 1996/39
- דאַטאַ קאַפּאַסיטי : 256קב
- Pin count : 80pins
- איינריכטונגען : קאָוסט(קאַש אויף אַ שטעקן), רערנ - ליניע פּלאַצן קאַש, additional L2 Cache, SRAM
- וואָולטידזש : 3.3V
- Chip Composition : [UM61(L)3232AF-7 9641S MM4X52] ✕ 2 + [UM61(m)256s-15 9549D RB1121] ✕ 1





You forgot the most common colloquial term for these: COAST (קאַש אויף אַ שטעקן) :פּ
I just know the term, קאָוסט(קאַש אויף אַ שטעקן).
Thank you for your kind comment.