Модули umc ҳамоҳангсозии модули 256kb (Кэши қубур, Соҳил)

Интишор аз ҷониби DeviceLog.com | Интишоршуда дар SRAM | Нашр шудааст 2013-01-05

2

UMC Sync Cache Module 256KB Frontside (Pipeline Burst Cache)

UMC Sync Cache Module 256KB Backside (Pipeline Burst Cache)

Бисёр лавҳаҳо, PETUM PETIME CPU-ро дастгирӣ кард, Одатан, микросхемаҳои хотираи кэшро ҳамчун CPU L2 кэшҳо ҳамоҳанг кардаанд. Ин модули Cyalc(Соҳил; Кэш дар чӯб) Оё модулуни хотираи беруна ҳамчун кэши иловагии CPU L2 истифода мешавад. Он ба ҳарчанд протсессор ин интизори дастурҳо ё маълумотро ташкил медиҳад. L2 cache is used for operating closer to the theoretical limit of the microprocessor.

‘Pipeliningsuggests that the transfers after the first transfer happen before the first transfer has arrived at the processor. ‘Pipleline burst cachewas developed as an alternative to asynchronous cache and synchronous burst cache.

  • Номи маҳсулот : Модули umc ҳамоҳангсозии модули 256kb (Version : 1.8)
  • Адад : LM 2MV 94V-0
  • Истеҳсолкунанда : UMC
  • Кишвари истеҳсолот : Тайван
  • Соли сохтан / ҳафта : 1996/39
  • Иқтидори маълумот : 256KB
  • Pin count : 80pins
  • Вижагиҳо : Соҳил(Кэш дар чӯб), Кэши қубур, additional L2 Cache, SRAM
  • Шиддат : 3.3V
  • Chip Composition : [UM61(L)3232AF-7 9641S MM4X52] ✕ 2 + [UM61(m)256s-15 9549D RB1121] ✕ 1

 

Sync Cache Module Slot (Pipeline_Burst_Cache Moduel Slot)

UMC Sync cache module installed on Soyo mainboard slot

Шарҳ (2)

You forgot the most common colloquial term for these: COAST (Кэш дар чӯб) :П

I just know the term, Соҳил(Кэш дар чӯб).
Thank you for your kind comment.

Шарҳ нависед