UMC සමමුහුර්ත හැඹිලි මොඩියුලය 256KB (නල මාර්ගයේ පිපිරුම් හැඹිලිය, වෙරළබඩ)
විසින් පළ කරන ලදී DeviceLog.com | පළ කර ඇත SRAM | පළ කර ඇත 2013-01-05
2
බොහෝ ප්රධාන පුවරු, මුල් පෙන්ටියම් CPU සඳහා සහය දක්වයි, සාමාන්යයෙන් CPU L2 හැඹිලි ලෙස සමමුහුර්ත හැඹිලි මතක චිප්ස් තිබුණි. මෙම සමමුහුර්ත හැඹිලි මොඩියුලය(වෙරළබඩ; සැරයටිය මත හැඹිලිය) අතිරේක CPU L2 හැඹිලියක් ලෙස භාවිතා කරන බාහිර මතක මොඩියුලය වේ. ප්රොසෙසරය උපදෙස් හෝ දත්ත සඳහා බලා සිටින අතරතුර එය ප්රොසෙසරයේ කාර්ය සාධනය උපරිම කරයි. L2 cache is used for operating closer to the theoretical limit of the microprocessor.
‘Pipelining’ suggests that the transfers after the first transfer happen before the first transfer has arrived at the processor. ‘Pipleline burst cache’ was developed as an alternative to asynchronous cache and synchronous burst cache.
- නිෂ්පාදන නාමය : UMC සමමුහුර්ත හැඹිලි මොඩියුලය 256KB (Version : 1.8)
- කොටස් අංකය : LM 2MV 94V-0
- නිෂ්පාදක : UMC
- නිෂ්පාදිත රට : තායිවානය
- ගොඩනැගීම වසර/සතිය : 1996/39
- දත්ත ධාරිතාව : 256KB
- Pin count : 80pins
- විශේෂාංග : වෙරළබඩ(සැරයටිය මත හැඹිලිය), නල මාර්ගයේ පිපිරුම් හැඹිලිය, additional L2 Cache, SRAM
- වෝල්ටියතාවය : 3.3වී
- චිප් සංයුතිය : [UM61(L)3232AF-7 9641S MM4X52] ✕ 2 + [UM61(m)256s-15 9549D RB1121] ✕ 1





You forgot the most common colloquial term for these: COAST (සැරයටිය මත හැඹිලිය) :පී
I just know the term, වෙරළබඩ(සැරයටිය මත හැඹිලිය).
Thank you for your kind comment.