UMC സമന്വയ കാഷെ മൊഡ്യൂൾ 256KB (പൈപ്പ് ലൈൻ പൊട്ടിത്തെറിച്ച കാഷെ, തീരദേശം)
പോസ്റ്റ് ചെയ്തത് DeviceLog.com | പോസ്റ്റ് ചെയ്തത് SRAM | പോസ്റ്റ് ചെയ്തത് 2013-01-05
2
നിരവധി മെയിൻബോർഡുകൾ, ആദ്യകാല പെൻ്റിയം സിപിയു പിന്തുണയ്ക്കുന്നു, സാധാരണയായി CPU L2 കാഷെ ആയി സമന്വയ കാഷെ മെമ്മറി ചിപ്പുകൾ ഉണ്ടായിരുന്നു. ഈ സമന്വയ കാഷെ മൊഡ്യൂൾ(തീരദേശം; ഒരു വടിയിൽ കാഷെ) അധിക CPU L2 കാഷെ ആയി ഉപയോഗിക്കുന്ന ബാഹ്യ മെമ്മറി മൊഡ്യൂൾ ആണ്. പ്രൊസസർ നിർദ്ദേശങ്ങൾക്കോ ഡാറ്റയ്ക്കോ വേണ്ടി കാത്തിരിക്കുമ്പോൾ ഇത് പ്രോസസറിൻ്റെ പെർഫോമൻസ് പരമാവധി വർദ്ധിപ്പിക്കുന്നു. L2 cache is used for operating closer to the theoretical limit of the microprocessor.
‘Pipelining’ suggests that the transfers after the first transfer happen before the first transfer has arrived at the processor. ‘Pipleline burst cache’ was developed as an alternative to asynchronous cache and synchronous burst cache.
- ഉത്പന്നത്തിന്റെ പേര് : UMC സമന്വയ കാഷെ മൊഡ്യൂൾ 256KB (Version : 1.8)
- ഭാഗം നമ്പർ : LM 2MV 94V-0
- നിർമ്മാതാവ് : UMC
- നിർമ്മാണ രാജ്യം : തായ്വാൻ
- ബിൽഡ് വർഷം/ആഴ്ച : 1996/39
- ഡാറ്റ ശേഷി : 256കെ.ബി.
- Pin count : 80pins
- ഫീച്ചറുകൾ : തീരദേശം(ഒരു വടിയിൽ കാഷെ), പൈപ്പ് ലൈൻ പൊട്ടിത്തെറിച്ച കാഷെ, additional L2 Cache, SRAM
- വോൾട്ടേജ് : 3.3വി
- ചിപ്പ് കോമ്പോസിഷൻ : [UM61(L)3232AF-7 9641S MM4X52] ✕ 2 + [UM61(m)256s-15 9549D RB1121] ✕ 1





You forgot the most common colloquial term for these: COAST (ഒരു വടിയിൽ കാഷെ) :പി
I just know the term, തീരദേശം(ഒരു വടിയിൽ കാഷെ).
Thank you for your kind comment.